重庆大学2018秋脉冲电路与数字逻辑 ( 第2次 )

发布时间:2023-08-20 12:08:57浏览次数:42
第 2 次作业一、单项选择题(本大题共 90 分,共 30 小题,每小题 3 分)1. 一位 8421BCD 码译码器的数据输人线与译码输出线组合是()。A. A4:16B. B1:10C. C4:10D. D2:42. 8:3 线优先编码器(74LS138)中,8 条数据输入线 I0~I7同时有效时,优先级最高为 I7线,则输出线的 Y2¯Y1¯Y0¯值应是( )。A. 000B. 010C. 101D. 1113. 逻辑表达式 A+BC=()。A. AABB. BA+CC. C(A+B)(A+C)D. DB+C4. 下列逻辑电路中,不是组合逻辑电路的是()。A. A译码器B. B编码器C. C全加器D. D寄存器5. 如果某编码器的输入端 14 个,那么输出端至少有()个。A. A2B. B3C. C4D. D56. 一位 8421BCD 码计数器至少需要()个触发器。A. A3B. B4C. C5D. D107. 用二进制异步计数器从 0 做加法,计到十进制数 178,则最少需要()个触发器。A. A2B. B6C. C7D. D8E. E108. 下列说法中正确的是()。A. AROM 仅可作为数据存储器B. BROM 仅可作为函数发生器C. CROM 既不可作为数据存储器,也不可作为函数发生器 D. DROM 既可作为数据存储器,也可作为函数发生器9. 对于 T 触发器,若原态 Qn=0,欲使新态 Qn+1=1,应使输入 T=( )A. 0B. 1C. QD. Q¯10. 用反馈移位寄存器产生 11101000 序列,至少需要()个触发器。A. A2B. B3C. C4D. D811. 只能读出数据,不能更改数据的存储器为()。A. ARAMB. BROMC. CPROMD. DEPROM12. 若已知 XY+YZ+YZ=XY+Z,判断等式(X+Y)(Y+Z)(Y+Z)=(X+Y)Z 成立的最简单方法是依据以下哪种规则()。A. A代入规则B. B对偶规则C. C反演规则D. D互补规则13. Moore 型时序电路的输出()。A. A仅与当前外输入有关B. B仅与电路内部状态有关C. C既与外输入也与内部状态有关D. D与外输入和内部状态都无关14. 十六路数据分配器,其地址输入(选择控制)端有()个。A. A4B. B8C. C16D. D215. 十六路数据选择器,其地址输入(选择控制输入)端有()个。A. A16 个B. B2 个C. C4 个D. D8 个16. 要想对 3 位二进制编码的数进行译码,译码器的输出至少是()位。A. A7B. B8C. C9D. D1017. Mealy 型时序电路的输出()。A. A只与当前外输入有关 B. B只与内部状态有关C. C与外输入和内部状态都有关D. D与外输入和内部状态都无关18. 假设逻辑变量的个数相同,下标为 i 的最小项和最大项的关系为( )。A. m i = M iB. m¯i=MiC. mi+Mi=0D. miMi=119. 某逻辑函数的对偶式和反函数()。A. A相等B. B不相等C. C不一定相等D. D相反20. 对于 T 触发器,若原态 Qn=1,欲使新态 Qn+1=1,应使输入 T=( )A. 0B. 1C. QD. Q¯21. 用 n 个触发器设计一个计数器,可得到的最大计数长度(即计数模)为()。A. NB. 2+nC. n2D. 2n22. n 个变量函数的最大项是()。A. An 个变量的积项,它包含全部 n 个变量B. Bn 个变量的和项,它包含 n 个原变量C. C每个变量都以原、反变量的形式出现,且仅出现一次D. Dn 个变量的和项,它不包含全部变量23. 对于 D 触发器,欲使 Qn+1=Qn,应使输入 D=( )A. 0B. 1C. QD. Q¯24. 欲使 JK 触发器按 Qn+1=Qn工作,可使 JK 触发器的输入端( )。A. J=K=0B. J=K=1C. J=Q¯,K=QD. J=Q¯,K=125. 用 PLA 实现组合逻辑时应将函数();而用 ROM 实现组合逻辑时()。A. A列出真值表;不对函数作任何化简B. B写成最小项之和;必须对函数进行化简C. C进行化简;不对函数作任何化简 D. D写成最大项之积;必须将函数表示成或项26. 一个四位二进制码减法计数器的起始值为 1001,经过 100 个时钟脉冲作用之后的值为()。A. A1100B. B0100C. C1101D. D010127. 已知某电路的真值如下表所示,该电路的逻辑表达式是( )。 A. Y=CB. Y=ABCC. Y=AB¯+CD. Y=AB+C28. 电路如下图所示,若输入 CP 脉冲的频率为 20kHz,则输出 Z 的频率为( )。A. 20kHzB. 10kHzC. 5kHzD. 40kHz29. 有 S1、S2 两个状态,条件()可确定 S1 和 S2 不等价。A. A输出相同B. B输出不同C. C状态相同D. D状态不同30. 一位全加器(FA)的输人信号是();输出信号是()。A. AAi,Bi,Ci-1;Si,CiB. BB、Ai,Bi,Ci;Si,Ci-1C. C1,1,1;Si,CiD. DD、0,0,O;Si,Ci-1二、多项选择题(本大题共 10 分,共 5 小题,每小题 2 分)1. 组合逻辑电路的结构特点,表现为()。A. A有记忆功能B. B有反馈回路C. C不含记忆元件D. D无反馈回路2. 下列是“与或”式的有( )。A. AB+CDB. A(B+D)C. ABD. A+BD3. 下列是“或与”式的有( )。A. AB+CDB. A(B+D)C. ABD. A+B+D4. 描述触发器逻辑功能的方法有()。A. A状态转换真值表B. B特征方程C. C状态转换图D. D波形图5. 下列触发器中对输入没有约束条件的是()。A. A基本RS触发器B. B钟控RS触发器C. CJ-K触发器D. DD触发器 答案:一、单项选择题(90分,共 30 题,每小题 3 分)1. C 2. A 3. C 4. D 5. C 6. B 7. C 8. D 9. B 10. D 11. B 12. B 13. B 14. A 15. C 16. B 17. C 18. B 19. C 20. A 21. D 22. C 23. C 24. A 25. C 26. D 27. D 28. C 29. B 30. A 二、多项选择题(10分,共 5 题,每小题 2 分)1. CD 2. ACD 3. BD 4. ABC 5. CD
文档格式: docx,价格: 5下载文档
返回顶部