东大23年9月《计算机数字逻辑基础》复习题及答案

发布时间:2023-09-17 20:09:58浏览次数:41
1 / 9东 北 大 学 继 续 教 育 学 院计算机数字逻辑基础 复习题 一、 单项选择题(在备选答案中选出一个正确答案)01. A+BC=( C )。A. A+B B. A+C C.(A+B)(A+C) D. B+C02. 二进制数 11001 转换成十进制数应为( B )。A.18 B.25 C.32 D.4503. 图 1 所示电路,输出 F 为( A )。A、AB B、A+B C、A⊙B D、A÷B04. 图 2 所示电路,输出 F 为( C )。A、A⊙B B、AB C、A+B D、A÷B05. 图 3 电路为 NMOS( B )。A、与非门 B、异或门 C、与或非门 D、或非门06. 以下表达式中符合逻辑运算法则的是( D )。A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1课程名称: 计算机数字逻辑基础 2 / 907. 在何种输入情况下,“与非”运算的结果是逻辑( D )。 A.全部输入是 0 B.任一输入是 0 C.仅一输入是 0 D.全部输入是 108.用四选一数据选择器实现函数Y = A1A0+ A1A0 ,应使( A )。A. D0= D2= 0, D1= D3= 1 B . D0= D2= 1, D1= D3= 0C . D0= D1= 0, D2= D3= 1 D . D0= D1= 1, D2= D3= 009. 电路如图 4 所示,当 X2X1X0=001 时,F2F1F0=( D )。 A、110 B、111 C、000 D、00110. 电路如图 4 所示,当 X2X1X0=011 时,F2F1F0=( B )。 A、110 B、101 C、100 D、011 11. 电路如图 4 所示,当 X2X1X0=111 时,F2F1F0=( A )。 A、000 B、011 C、101 D、01012. 图 5 所示电路,当 EN=1 时,( A )。A、 M 为输入,N 为输出 B、 N 为输入,M 为输出C、 N 为输入,EN 为输出 D、 M 为输入,EN 为输出课程名称: 计算机数字逻辑基础 3 / 9二、 判断题1. RAM 中的信息,当电源断掉后又接通,则原存的信息不会改变。( A )A 错误 B 正确2. 施密特触发器有两个稳态。( B )A 错误 B 正确3. 十进制数 97 转换成二进制数为 1100001。( B )A 错误 B 正确4. 八进制数(16)8 比十进制数(16)10 小。( B ) A 错误 B 正确5. 将模拟量转换为数字量的过程称为模/数转换。( B )A 错误 B 正确6. 同步时序电路具有统一的时钟 CP 控制。(B )A 错误 B 正确7. 组合电路不含有记忆功能的器件。( B )A 错误 B 正确课程名称: 计算机数字逻辑基础 4 / 98. D 触发器的特性方程为 Qn+1=D,与 Qn 无关,所以它没有记忆功能。( A )A 错误 B 正确9. RS 触发器的约束条件 RS=0 表示不允许出现 R=S=1 的输入。( B )A 错误 B 正确10. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。(B )A 错误 B 正确11. 编码与译码是互逆的过程。( B )A 错误 B 正确12. 构成时序电路必须有计数器。( A )A 错误 B 正确13. 同步时序电路由组合电路和存储器两部分组成。( B )A 错误 B 正确14. 时序电路不含有记忆功能的器件。(A )A 错误 B 正确15. 多谐振荡器因为经过多次谐振才产生矩形波,所以称它为多谐振荡器。( A )A 错误 B 正确三、 填空题01. A+BC=( (A+B)(A+C) );02.常用于总线应用的电路( 三态 )门;03. 二进制数 11001 转换成十进制数应为( 25 );课程名称: 计算机数字逻辑基础 5 / 904. 石英晶体多谐振荡器的突出优点是( 振荡频率稳定 ); 05. 若在编码器中有 50 个编码对象,则要求输出二进制代码位数至少应为(6 )位;06. 一个 16 选一的数据选择器,其数据输入端有( 16 )个;07. 要实现多输入、单输出逻辑函数,应选用( 数据选择器 );08. 对 于 D 触发器 ,欲 使 Qn + 1= 1, 应使 输 入 D= (1 ) ;0 9 . 对于 JK 触 发器 , 若 J= K ,则 可构成 ( T 触 发器 ) ;1 0 . 欲使 D 触发 器按 Qn + 1=Qn工作 , 应使 输入 D= (Q ) ;11. 图 6 所示电路,D3D2D1D0=0000,A 加高电平,C 与 B 相连所构成的加法计数器是(10 )进制;12. 图 6 所示电路,D3D2D1D0=0000,B 加高电平,C 与 A 相连所构成的加法计数器是(11 )进制;13. 图 6 所示电路,D3D2D1D0=0010,A 加高电平,C 与 B 相连所构成的加法计数器是(10 )进制;14. 图 6 所示电路,D3D2D1D0=0010,B 加高电平,C 与 A 相连所构成的加法计数器是(课程名称: 计算机数字逻辑基础 6 / 99 )进制; 15. 图 6 所示电路,D3D2D1D0=0110,A 加高电平,C 与 B 相连所构成的加法计数器是(10 )进制;16. 图 6 所示电路,D3D2D1D0=0110, B 加高电平,C 与 A 相连所构成的加法计数器是(5 )进制; 1 7 . 图 7 所示电路为( 同步时序电路 )电路;18. 构成时序电路必须有( 存储 )电路;19. 一个 RAM 芯片有 10 条地址线,8 条输出线,该芯片能存储二进制数码的个数为(1024×8 个 )个;20. 可以将足够幅度的正弦波变成方波的电路是( 施密特触发器 );四、 试用卡诺图化简下列逻辑函数1. F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)解:将题中给定的逻辑函数卡诺图画出如图所示,并化简写出最简与或表达式。F= A B +C D+ A D课程名称: 计算机数字逻辑基础 7 / 92. F=∑m(1,3,5,9)+∑d(7,11,13解:将题中给定的逻辑函数卡诺图画出如图所示,并化简写出最简与或表达式。F= A D+C D五、 试用图 8 所示输出低电平有效的 3 线-8 线译码器和逻辑门设计一组合电路。该电路输入 X,输出 F 均为三位二进制数。二者之间关系如下:2≤X≤5 时 F=X+2X<2 时 F=1 X>5 时 F=0 解:根据题意列出真值表。由真值表可直接画出逻辑图。X2 X1 X0F2 F1 F0课程名称: 计算机数字逻辑基础 8 / 90 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 10 0 11 0 01 0 11 1 01 1 10 0 00 0 0六、 试用图 9 所示 74161 采用预置端送 0 法构成十二进制计数器。 图 9 课程名称: 计算机数字逻辑基础 9 / 9解:计数器计数到 Q3Q2Q1Q0=1011 时,应具备送数条件即LD=0,令LD=Q3Q2Q1=0,当计数器计到 Q3Q2Q1Q0=1011 时,LD=0。第十二个计数脉冲到达时,将 D3D2D1D0=0000置入计数器,从而使计数器复位。QCCQ0Q1Q3TLDCrCPD0D1D2D3P74LS161Q2图 5 -36 74161构成十二进制计数器CP11&课程名称: 计算机数字逻辑基础
文档格式: docx,价格: 10下载文档
返回顶部